1樓:人設不能崩無限
p0和p1,除了做i/o口外,還做位址匯流排(當接外部儲存器時)有第二功能的還有p3口的八個引腳,除此還有兩引腳有第二功能。
p3第二功能各引腳功能定義:
p3.0:rxd序列口輸入
p3.1:txd序列口輸出
p3.2:int0外部中斷0輸入
p3.3:int1外部中斷1輸入
p3.4:t0定時器0外部輸入
2樓:匿名使用者
io口除了 p1口以外都有第二功能
p0口功能如下:
1、外部擴充套件儲存器時,當做資料匯流排(如圖1中的d0~d7為資料匯流排介面)
2、外部擴充套件儲存器時,當作位址匯流排(如圖1中的a0~a7為位址匯流排介面)
3、不擴充套件時,可做一般的i/o使用,但內部無上拉電阻,作為輸入或輸出時應在外部接上拉電阻。
p2口功能:
1.外部擴充套件儲存器時,作為高8為位址匯流排
不擴充套件,作為一半的io口
p3口 除了做io口
相應的各個位 還作為 串列埠入 串列埠出 外部中斷0 外部中斷1 定時器0 定時器1
外部儲存器讀使能 外部儲存器寫使能 的第二功能
80c51微控制器引腳圖及引腳功能有哪些?
3樓:
8051微控制器引腳功能
介紹首先我們來連線一下微控制器的引腳圖,具體功能在下面都有介紹。
微控制器的40個引腳大致可分為4類:電源、時鐘、控制和i/o引腳。
⒈ 電源: ⑴ vcc - 晶元電源,接+5v;
⑵ vss - 接地端;
⒉ 時鐘:xtal1、xtal2 - 晶體振盪電路反相輸入端和輸出端。
⒊ 控制線:控制線共有4根,
⑴ ale/prog:位址鎖存允許/片內eprom程式設計脈衝① ale功能:用來鎖存p0口送出的低8位位址② prog功能:
片內有eprom的晶元,在eprom程式設計期間,此引腳輸入程式設計脈衝。
⑵ psen:外rom讀選通訊號。
⑶ rst/vpd:復位/備用電源。
① rst(reset)功能:復位訊號輸入端。
② vpd功能:在vcc掉電情況下,接備用電源。
⑷ ea/vpp:內外rom選擇/片內eprom程式設計電源。
① ea功能:內外rom選擇端。
② vpp功能:片內有eprom的晶元,在eprom程式設計期間,施加程式設計電源vpp。
80c51系列的微控制器共有4個並行i/0口p0。p1。p2。p3。其中引腳具有第二功能的是__
4樓:末日塵沙
p0、p2、p3;
p0——ad,p2——adc,p3——(rxd、txd,int0、int1,t0、t1,wr、rd)
ad0到ad7是位址資料復用引腳,在需要做定址的時候用,這個也可以做輸入輸出口,但是必須接上拉電阻。
adc指的是模擬數字轉換引腳。做模擬輸入的。
rxd 為接收資料的引腳,txd 為傳送資料的引腳。
rxd是p3.0,txd是p3.1
int0(p3.2)、int1(p3.3)是外部中斷,在設定好中斷後,相應的針腳接受到訊號後,執行中斷程式,0、1是它們的優先順序
t0(p3.4)、t1(p3.5)是定時器中斷wr、rd讀寫擴充套件外部資料或程式所用針腳,wr(寫),rd(讀)
5樓:匿名使用者
p1~p3口都是雙向i/o口,內部帶上拉電阻的,p2口在訪問外部儲存時和p0作位址匯流排,p2為高8位,p0低8位。p3口除作i/o口外各個引腳還有第二功能,串列埠、中斷、技術輸入等
6樓:彡帆
p3口還具有第二功能,用於特殊訊號輸入輸出和控制訊號
80c51微控制器引腳圖及引腳功能介紹
7樓:寒夢夜雨花
80c51微控制器有40個引腳大致可分為4類:電源、時鐘、控制和i/o引腳。
1、電源:
(1)vcc - 晶元電源,接+5v;
(2) vss - 接地端;
2、時鐘:xtal1、xtal2 - 晶體振盪電路反相輸入端和輸出端。
3、控制線:控制線共有4根,
(1)ale/prog:位址鎖存允許/片內eprom程式設計脈衝。
ale功能:用來鎖存p0口送出的低8位位址。
prog功能:片內有eprom的晶元,在eprom程式設計期間,此引腳輸入程式設計脈衝。
(2) psen:外rom讀選通訊號。
(3)rst/vpd:復位/備用電源。
rst(reset)功能:復位訊號輸入端。
vpd功能:在vcc掉電情況下,接備用電源。
(4)ea/vpp:內外rom選擇/片內eprom程式設計電源。
ea功能:內外rom選擇端。
vpp功能:片內有eprom的晶元,在eprom程式設計期間,施加程式設計電源vpp。
8樓:一起打飛機
管腳說明:
vcc:供電電壓。
gnd:接地。 p0口:
p0口為乙個8位漏級開路雙向i/o口,每腳可吸收8ttl門電流。當p0口的管腳第一次寫1時,被定義為高阻輸入。p0能夠用於外部程式資料儲存器,它可以被定義為資料/位址的低八位。
在fiash程式設計時,p0 口作為原碼輸入口,當fiash進行校驗時,p0輸出原碼,此時p0外部必須接上拉電阻。 p1口:p1口是乙個內部提供上拉電阻的8位雙向i/o口,p1口緩衝器能接收輸出4ttl門電流。
p1口管腳寫入1後,被內部上拉為高,可用作輸入,p1口被外部下拉為低電平時,將輸出電流,這是由於內部上拉的緣故。在flash程式設計和校驗時,p1口作為低八位位址接收。 p2口:
p2口為乙個內部上拉電阻的8位雙向i/o口,p2口緩衝器可接收,輸出4個ttl門電流,當p2口被寫「1」時,其管腳被內部上拉電阻拉高,且作為輸入。並因此作為輸入時,p2口的管腳被外部拉低,將輸出電流。這是由於內部上拉的緣故。
p2口當用於外部程式儲存器或16位位址外部資料儲存器進行訪問時,p2口輸出位址的高八位。在給出位址「1」時,它利用內部上拉優勢,當對外部八位位址資料儲存器進行讀寫時,p2口輸出其特殊功能暫存器的內容。p2口在flash程式設計和校驗時接收高八位位址訊號和控制訊號。
p3口:p3口管腳是8個帶內部上拉電阻的雙向i/o口,可接收輸出4個ttl門電流。當p3口寫入「1」後,它們被內部上拉為高電平,並用作輸入。
作為輸入,由於外部下拉為低電平,p3口將輸出電流(ill)這是由於上拉的緣故。 p3口也可作為at89c51的一些特殊功能口,如下表所示: 口管腳 備選功能 p3.
0 rxd(序列輸入口) p3.1 txd(序列輸出口) p3.2 /int0(外部中斷0) p3.
3 /int1(外部中斷1) p3.4 t0(記時器0外部輸入) p3.5 t1(記時器1外部輸入) p3.
6 /wr(外部資料儲存器寫選通) p3.7 /rd(外部資料儲存器讀選通) p3口同時為閃爍程式設計和程式設計校驗接收一些控制訊號。 rst:
復位輸入。當振盪器復位器件時,要保持rst腳兩個機器週期的高電平時間。 ale/prog:
當訪問外部儲存器時,位址鎖存允許的輸出電平用於鎖存位址的地位位元組。在flash程式設計期間,此引腳用於輸入程式設計脈衝。在平時,ale端以不變的頻率週期輸出正脈衝訊號,此頻率為振盪器頻率的1/6。
因此它可用作對外部輸出的脈衝或用於定時目的。然而要注意的是:每當用作外部資料儲存器時,將跳過乙個ale脈衝。
如想禁止ale的輸出可在sfr8eh位址上置0。此時, ale只有在執行movx,movc指令是ale才起作用。另外,該引腳被略微拉高。
如果微處理器在外部執行狀態ale禁止,置位無效。 /psen:外部程式儲存器的選通訊號。
在由外部程式儲存器取指期間,每個機器週期兩次/psen有效。但在訪問外部資料儲存器時,這兩次有效的/psen訊號將不出現。 /ea/vpp:
當/ea保持低電平時,則在此期間外部程式儲存器(0000h-ffffh),不管是否有內部程式儲存器。注意加密方式1時,/ea將內部鎖定為reset;當/ea端保持高電平時,此間內部程式儲存器。在flash程式設計期間,此引腳也用於施加12v程式設計電源(vpp)。
xtal1:反向振盪放大器的輸入及內部時鐘工作電路的輸入。 xtal2:
來自反向振盪器的輸出。
mcs-51微控制器p3口各引腳的第二功能是什麼?
9樓:顧小蝦水瓶
p3.0rxd(序列制口輸入)
p3.1txd(序列口輸出)
p3.2int0(外部中斷0輸入)
p3.3int1(外部中斷1輸入)
p3.4t0(定時\計數器0的外部輸入)
p3.5t1(定時\計數器1的外部輸入)
p3.6wr(片外資料儲存器寫選通)
p3.7rd(片外資料儲存器讀選通)
10樓:自行車vbn天枰
1串列埠通訊使用,外部中斷使用
2定時器/計時器使用
3擴充套件外部ram時使用rd,wd控制訊號
4也可當i/o引腳用
11樓:風動雲過
p3.0 rxd(序列口bai輸du入)p3.1 txd(序列口輸出)
p3.2 int0(外部
zhi中斷0輸入dao)
p3.3 int1(外部中斷1輸入)
p3.4 t0(定時\計回數器答0的外
部輸入)
p3.5 t1(定時\計數器1的外部輸入)p3.6 wr(片外資料儲存器寫選通)
p3.7 rd(片外資料儲存器讀選通)
匆忙之間打的符號的格式有些不對 湊合看吧~~~
12樓:愛越慧
串列埠輸入;串列埠輸出;外部中斷0;外部中斷1;計數器輸入0;計數器輸入1;
外部儲存器寫訊號;外部儲存器讀訊號;
沒了,共8個
80c51微控制器引腳圖及引腳功能介紹
13樓:庫葛禰**
來微控制器的40個引腳大致源可分為4類:電源、時鐘、控制和i/o引腳。
⒈電源:
⑴vcc
-晶元電源,接+5v;
⑵vss
-接地端;
⒉時鐘:
xtal1、xtal2
-晶體振盪電路反相輸入端和輸出端。
⒊控制線:控制線共有4根,
⑴ale/prog:位址鎖存允許/片內eprom程式設計脈衝
①ale功能:用來鎖存p0口送出的低8位位址
②prog功能:片內有eprom的晶元,在eprom程式設計期間,此引腳輸入程式設計脈衝。
⑵psen:外rom讀選通訊號。
⑶rst/vpd:復位/備用電源。
①rst(reset)功能:復位訊號輸入端。
②vpd功能:在vcc掉電情況下,接備用電源。
⑷ea/vpp:內外rom選擇/片內eprom程式設計電源。
①ea功能:內外rom選擇端。
②vpp功能:片內有eprom的晶元,在eprom程式設計期間,施加程式設計電源vpp。
⒋i/o線
80c51共有4個8位並行i/o埠:p0、p1、p2、p3口,共32個引腳。
p3口還具有第二功能,用於特殊訊號輸入輸出和控制訊號(屬控制匯流排)。p0口輸入時需要接上拉電阻才能置1:
51微控制器引腳功能,80C51微控制器引腳圖及引腳功能介紹
片內的資料與程式訪問不會影響管腳,只有片外訪問才會需要管腳內的時序來訪問。rom是唯讀的 容,只有read訊號,這個訊號就是psen.ram是可讀也可以寫的,需要read write兩個訊號,即p3.6和p3.7。p0和p2只是輸出16位位址,其中p0分時的用於8位資料的輸入或者輸出,與訪問ram還...
80C51微控制器的控制匯流排訊號有哪些?各訊號的作用如何
89c51微控制器內有控制匯流排 wr,rd,ea,ale等 位址鎖存允許ale 在系統擴充套件時,ale用於控制位址與鎖存器p0口輸出的低8位位址,從而實現資料與地位位址的復用。程式儲存器位址允許輸入端 ea 當ea為高電平時,cpu執行片內程式儲存器指令,但當pc中的值超過0ffffh時,將自運...
80C51微控制器的P0口以作位址資料復用口使用時,是如何進行位址和資料分離的
80c51微控制器的baip0口是位址 資料復用du口,在乙個指令zhi週期的前半dao段,p0口先輸出回 程式儲存器地答址的低8位,同時ale訊號加到鎖存器74ls373的clk端且為高電平,這個位址就送入鎖存器之後,ale變為低電平,低8位位址便由74ls373鎖存並輸出。在指令週期後半段,p0...