1樓:匿名使用者
邏輯表示式
y1=a'b
y2=ab+a'b'
y3=ab'
真值表a b y1 y2 y3
0 0 0 1 0
0 1 1 0 0
1 0 0 0 1
1 1 0 1 0
功能是資料選擇
1、分析圖4-77所示的電路的邏輯功能,寫出y1、y2的邏輯函式式,列出真值表,指出電路完成什麼邏輯功能。
2樓:黑豹
y1=abc+(a+b+c)y2`
y2=ab+ac+bc
電路功能是三人表決器。
兩人以上通過,y2=1;y1是進一步表示細節,全部通過和只有一人通過,y1=1。
結合y1、y2的結果:
y1=0,y2=0,全票否決。
y1=1,y2=0,兩票否決。
y1=0,y2=1,兩票通過。
y1=1,y2=1,全票通過。
真值表自己做。
3樓:匿名使用者
y1=a'b+ab'+ac
y2=a'b+ab'
分析圖1所示電路的邏輯功能,寫出邏輯函式式,列出真值表,說明電路的邏輯功能
4樓:無畏無知者
y=(a' *b + a*b')' ---- 就是異或非門,亦叫同門
那麼,真值表就自己去寫吧
『 --- 表示取非
組合邏輯電路如圖,寫出輸出函式y的邏輯表示式並化為與或式,列出真值表並說明該電路實現什麼邏輯功能?
5樓:墨汁諾
圖中有「1」
的是或邏輯
「&」是與邏輯
小圓圈代表「非」
所以f1的化簡後輸出:x『y+xz'+y'z。
f2的化簡後輸出:xz'+y'z。
y=!(!(ac)!(ab)!(bc))=!(!(ac)!(ab))+bc=ac+ab+bc
然後變換下 當a=0時表示式y=a(b+c)+bc 然後把bc按照1,0不同組合進行代值就得到y的值了,比如b=1,c=0時y為1 所以此時對應的真值表的一行應該是 0,1,0,1。
以此類推:
b=0時y=b(a+c)+ac
c=0時y=c(a+b)+ab
分析圖所示邏輯電路,寫出輸出端的邏輯函式表示式,列出真值表,說明電路能實現什麼邏輯功能.
6樓:匿名使用者
邏輯真值表如下:
或:有一真,則真;
且:全為真,則真;
非:若為真,則假;
同或:相同,則真;
異或:相異,則真。
分析圖中邏輯電路,並寫出邏輯表示式,列出真值表,化簡後畫出新的邏輯圖。
7樓:李寧二樓的格格
邏輯式:
真值表:
邏輯圖就是個同或門 :
試分析圖所示電路的邏輯功能,寫出邏輯函式式和真值表
8樓:霍寧其蝶夢
邏輯函式式不好敲,我寫下來了,希望不要嫌棄哦
真值表如下:
1.分析圖4-1所示的邏輯電路圖,寫出邏輯表示式並進行簡化;列出其真值表並說明其邏輯功能。
9樓:匿名使用者
a與b的非與a的非,與a與b的非與b的非,取反等於f。
abf000
011101
110邏輯功能是輸入兩端都為高或低,輸出為低,輸入兩端不同,輸出為高。
組合邏輯電路如圖,寫出輸出函式Y的邏輯表示式並化為與或式,列
圖中有 1 的是或邏輯 是與邏輯 小圓圈代表 非 所以f1的化簡後輸出 x y xz y z。f2的化簡後輸出 xz y z。y ac ab bc ac ab bc ac ab bc 然後變換下 當a 0時表示式y a b c bc 然後把bc按照1,0不同組合進行代值就得到y的值了,比如b 1,c...
數字邏輯電路中畫電路的時序圖怎麼確定CLK是0還是1阿
作為乙個邏輯模組的時鐘訊號,是明確的,週期固定,占空比固定 畫其波形時,習慣上是先從低電平起,至於要畫幾個週期,就看要畫幾個輸出量,盡量看到這些輸出量都至少有個狀態的變化 clk端子有小圓圈的是下降沿有效 沒有小圓圈的是上公升沿有效 根據元器件的工作模式確定 這個很好判別,clk波形高電平為1低電平...
寫出如圖各個邏輯電路的邏輯表示式和真值表
b a 1 tg 開啟,同時反相器無電源,失效。f2 b a 0 tg 關閉,反相器串聯。f2 b 合併回 f2 ab a b a b 是異或門答。c 異或門乙個輸入端接 1 等於反相器 組合邏輯電路如圖,寫出輸出函式y的邏輯表示式並化為與或式,列出真值表並說明該電路實現什麼邏輯功能?圖中有 1 的...