設計組合邏輯電路。滿足輸入相同,輸出1。輸入不相同,輸出

2021-03-03 22:06:22 字數 1632 閱讀 3318

1樓:匿名使用者

你說的功能電路叫「異或非門」,有現成的邏輯器件74ls266。

如果用與非門組成異或非門,見下圖——

2樓:匿名使用者

如果輸入是兩位,乙個異或門加非門或同或門。如果輸入大於兩位,寫出輸入輸出對應的真值表,轉換成卡諾圖,化解卡諾圖,便可以得到輸出表示式。由此便知對應的邏輯電路。

這是數電設計的一貫思路,希望能幫到你。

設計乙個組合邏輯電路 5

3樓:嵌入式知道

同一題。

真值bai表:du

a2 a1 b2 b1 z

00001

01000

10000

11000

00011

01011

10010

11010

00101

01101

10101

11100

00111

01111

10111

11111

輸出函式表達zhi

式:z = !

daoa2!a1!b2!

b1 + !a2!a1!

b2 b1 + !a2 a1!b2 b1 + !

a2!a1 b2!b1 + !

a2 a1 b2!b1 + a2!a1 b2!

b1 + !a2!a1 b2 b1 + !

a2 a1 b2 b1 + a2!a1 b2 b1 + a2 a1 b2 b1

= !a2 (!b2 + !b1) (!a1 + a1 (b2 + b1))

+ a2 (b2 + !b1) (!a1 + a1 (!b2 + b1))

電路圖:

根據上式即可繪出。

設計乙個組合邏輯電路,該電路輸入端接收兩個2位二進位制數a=a2a1,b=b2b1。當a〉b時,輸出z=1,否則z=0

4樓:匿名使用者

對第一題目,我們用最簡單的辦法化間,用卡諾圖法橫向的表示的是b1b2豎向的表示a1a2,我們可以得到這麼個關係,你用真數表就可以知道什麼時候是一的,我用星號表示取反如*a1表示對a1區反

得到的結果是

為了在這裡我方便書寫,我用(1)代替*a1a2*b1*b2

用2輸入與非門設計乙個3輸入的組合邏輯電路。當輸入的二進位製碼小於3時, 輸出為0;輸入大於等於3時,輸出1

5樓:賑早見琥珀川君

根據要求分

bai別設a b c 三個輸入代

du表二進位制的三zhi

個權位,共8种情dao況,十進位制數字0~7分別為版000 001 010 011 100 101 110 111,列出真值表,權l分別等於0 0 0 1 1 1 1 1 根據真值表化成邏輯表示式,l=a+bc=[a非*(bc)非]非。再根據邏輯表示式用乙個非門兩個與非門實現邏輯功能。這是最基礎的方法。

電路基礎數位電路。

6樓:匿名使用者

d0d1的與非與d2反向再與非,即可。

7樓:匿名使用者

f=(a非(bc)非)非

試用兩輸入與非門設計3輸入的組合邏輯電路

你要求兩輸入端的與非門,就得用三 個 級電路,前兩個表決,最後乙個反相就行。邏輯一樣。用乙個三輸入的和乙個單輸入的與非門就簡單的多。用2輸入與非門設計乙個3輸入的組合邏輯電路。當輸入的二進位製碼小於3時,輸出為0 輸入大於等於3時,輸出1 根據要求分 bai別設a b c 三個輸入代 du表二進位制...

組合邏輯電路與時序邏輯電路的區別特點

組合邏bai輯電路在邏輯du功能上的特點zhi是任意時刻的 輸dao出僅僅取決於該時刻的回輸入,與電答路原來的狀態無關。而時序邏輯電路在邏輯功能上的特點是任意時刻的輸出不僅取決於當時的輸入訊號,而且還取決於電路原來的狀態,或者說,還與以前的輸入有關。組合邏輯電路可以有若個輸入變數和若干個輸出變數,其...

比較器是屬於時序邏輯電路還是組合邏輯電路

都不是。屬於介面電路,還有模數轉換器,數模轉換器,電壓頻率轉換器,都是模擬電路與數位電路的介面電路。哪些屬於組合邏輯電路?哪些屬於時序邏輯電路 數位電路根據邏輯功能的不同特點,可以分成兩大類,一類叫組合邏輯電路 簡稱組 合電路 另一類叫做時序邏輯電路 簡稱時序電路 時序邏輯電路包含記憶單元,輸出不僅...